Parallel Heterogeneous Energy efficient Real-time Multiprocessor Architecture
Parallel Heterogeneous Energy efficient Real-time Multiprocessor Architecture

Fiche d'identité du projet Pherma

Appel à projets 2006 ANR (ANR-06-AF)
Architectures du futur
Thème 4 : Environnements de conception et environnements d’éxecution
Thème 1 : Architectures innovantes
Thème 5 : Réduction de la consommation
Identification
Projet « Recherche Industrielle ou Exploratoire »
Durée 36 mois (à compter du 01/01/2007)
Résumé
Les systèmes embarqués et mobiles voient leur complexité croître de façon continue. Ils intègrent de plus en plus des architectures multiprocesseur sur puce (MPSOC) dont le parallélisme augmente avec les besoins de performances. Cette évolution induit des difficultés croissantes à modéliser les comportements de ces architectures avec pour conséquence première des difficultés accrues pour concevoir un système qui vérifie a priori des contraintes d'échéance de tâches et/ou de débit. Le corollaire est que l'optimisation de la consommation d'énergie devient de moins en moins efficace avec l'augmentation du pessimisme de la prédiction/estimation des comportements. Ceci va à l'encontre des besoins de réduction de l'énergie consommée, alors qu'il s'agit d'un critère qui prend de plus en plus d'importance dans de nombreuses applications mobiles. Pour aborder cette problématique cruciale, le projet PHERMA (Parallel Heterogeneous Energy efficient Real-time Multiprocessor Architecture) vise à reconsidérer le schéma de contrôle (RTOS) dans une architecture MPSOC dans le but :
  • de proposer un modèle d'architecture Sw/Hw performante ayant des comportements déterministes afin de garantir des temps de réponse maximum ;
  • de faciliter/adapter l'analyse d'ordonnançabilité basée sur ce modèle d'architecture afin de vérifier a priori que les fins d'exécution des tâches respectent leurs échéances ;
  • de proposer des méthodes d'optimisation hors-ligne et en-ligne de la consommation d'énergie en considérant ce modèle d'architecture.
Mots-Clés
Low-power, ordonnancement multiprocesseur, analyse d'ordonnançabilité, temps réel, OS, communication
Coordonnateur
Raphaël DAVID
CEA-LIST
Laboratoire calculateurs embraqués et images
Bat 528, 91191 Gif-sur-Yvette

Tel : 01 69 08 90 17
fax: 01 69 08 83 95
Partenaires
CEA LIST : Laboratoire LCEI
LEAT : Université de Nice Sophia Antipolis
Equipe Systèmes Temps Réel IRCCyN - Ecole Centrale de Nantes
THALES Communications TCFR